【神奈川】(ポテンシャル)回路設計エンジニア
株式会社エッチ・ディー・ラボ

- 正社員
- 完全週休2日制
- 想定年収
- 300万円~450万円
- 勤務地
- 神奈川県
技術者集団の中で、充実した研修制度を活用してスキルアップ!!
【職務概要】
本社または大手メーカーの開発プロジェクト先にて、LSI設計(FPGA、ASIC)を担当していただきます。
【プロジェクト例】
◆デジタル一眼レフカメラのC-MOSセンサー
◆LSIチップ(暗号処理用、携帯電話用、複写機用など)
◆医療機器(内視鏡システム) などに携わっていただきます。
●クライアントについて
国内の名だたる半導体・電機メーカーから直接ご依頼いただいています。また、新製品開発や先進技術の研究・開発など、同社に寄せられる案件は、「 ハイスキル」なものになるのが特徴です。
【用語説明】
▼LSI(大規模集積回路)とは
1つの半導体チップに集積される素子の数が1000個~10万個あるもの。
▼LSI設計とは
LSIの内部構造やLSIを実装した基板の回路設計のことです。
20代~30代が活躍中!
会社の特徴
《 半導体業界の設計基準を開発した同社 》
同社は回路設計の総合コンサルティング会社です。そして、半導体業界の設計基準である『RTLデザイン・スタイルガイド』を開発した企業でもあります。さらに、多くのメーカーが自社のエンジニアに、同社の研修を受けさせています。この理由は、15年前に同社の代表である長谷川さんが著した『デザインスタイルガイド』という電子回路設計についての書籍にあります。今では日本国内の電子回路設計における基準として扱われており、その著者をはじめとした講師が教鞭をふるうため、多数の大手メーカーが頼っているのです。このような20年以上前から築いてきた実績を活かし、日本を代表する大手半導体、電子機器メーカーと肩を並べて研究開発を手がけているのが同社です。
募集要項
職種
【神奈川】(ポテンシャル)回路設計エンジニア
応募資格
【必須】
・研究室や学校等で回路設計や制御、組み込み等を学んだ経験
・C言語等でのプログラミング経験
【尚可】
・LSI設計の経験
【働きやすい環境】
自社内での受託開発が中心ということもあり、比較的ゆとりを持ってスケジュールを組める環境です。また、裁量労働制のため出勤退勤の調整がしやすいですし、その上で土日休み・残業月30時間未満と、ワークライフバランスも整っています。実際に、子育てに奮闘する「イクメン社員」も活躍しています!
求める人物像
・一人よりも、仲間と意見を交換しながら設計を行ないたい方
・現状に満足することなく、常に最先端技術を学んでいたい方
勤務地
【関東】神奈川県 横浜市港北区
勤務時間
フレックスタイム制(標準労働時間7時間)※コアタイム10時00分~15時00分
想定給与
300万円~450万円
■経験、スキル、年齢を考慮の上、同社規定により優遇
待遇/福利厚生
各種社会保険完備、交通費全額支給、出張手当、海外研修制度、退職金制度、社員持株制度、保養所
休日/休暇
年間休日128日、完全週休2日制(土・日)、祝日、夏季、年末年始、有給(初年度12日)、慶弔、代休
雇用形態
正社員
会社概要
会社名
株式会社エッチ・ディー・ラボ
事業内容
・通信、画像処理に関するHDL設計、LSI・FPGA設計、コンサルティング・IP開発、LSI・FPGA設計トレーニング
本社所在地
〒222-0033 横浜市港北区新横浜3-17-6 イノテックビル10F
設立年
1996年4月
従業員数
22名
資本金
3,780万円